用户名: 密码:    忘记密码   注册   在线充值
一种工频电流的测量装置  
 【申请号】  CN201620011209.2  【申请日】  2016-01-06
 【公开号】  CN205353188U  【公开日】  2016-06-29
 【申请人】  林纪秋;林琳  【地址】  351100 福建省莆田市涵江区保尾白圹街125弄5幢103室
 【共同申请人】  
 【发明人】  林纪秋;林琳
 【国际申请】    【国际公布】  
 【进入国家日期】  
 【专利代理机构】  福州君诚知识产权代理有限公司 35211  【代理人】  戴雨君
 【分案原申请号】  
 【国省代码】  35
 【摘要】  本实用新型涉及一种工频电流的测量装置,采用测量用电流互感器的二次电流经过电阻转换成的、且经过电子线路的滤除谐波干扰等处理、其波形幅值与一次电流成比例的正弦波形信号即被测正弦电流波形信号,通过电路使该正弦波形信号过零时和到达多个设置的比较电压时生成的时间计数启动脉冲和时间截获脉冲对一个时间数据应用模块进行控制、获取该正弦波形信号过零后到达比较电压时的采样时间t值、再以该采样时间t值作为存储器地址直接读取与时间数据应用模块相连接的存储器相应地址的存储单元中存储的数据来实现对被测电流的测量。本实用新型还可以应用于对工频电压的测量。
 【主权项】  一种工频电流的测量装置,该测量装置的输入信号为测量用电流互感器的二次电流经过电阻转换成的、且经过电子线路的滤除谐波干扰处理、其波形幅值与一次电流成比例的正弦波形信号,也称被测正弦电流波形信号,其特征在于:其包括一个前置的电压跟随器;一个正弦波形信号过零时产生时间计数启动脉冲的时间启动模块,其输出时间启动脉冲;一个正弦波形信号到达比较电压值Ibj时产生时间截获脉冲的时间截获模块,其输出时间截获脉冲;以及一个受时间启动脉冲和时间截获脉冲控制的、用来获取被测正弦电流波形信号过零后到达比较电压值时的采样时间t值并把该采样时间t值作为与该模块连接的存储器的地址直接读取该存储器中的相应存储数据的时间数据应用模块;其中,由一个运放OP#07构成前置电压跟随器的电压跟随器U1,一个由测量用电流互感器的二次电流经过电阻转换成的、且经过滤除谐波干扰处理、其波形幅值与一次电流成比例的正弦波形信号、也称被测正弦电流波形信号,输入到U1的同相输入端VIN,U1的反相输入端与其输出端相连接,其输出端输出的信号分成六路,分别输出到第一、四、五、六、七、八电路单元中的运放U9、U13、U12、U11、U10、U101的同相输入端;时间启动模块包括第一、二、三电路单元;第一电路单元是由一个运放OP#37构成具有开环增益的电压比较电路并后接TTL电平转换接口电路再把高电平的矩形波微分且输出的电路单元,OP#37作为电压比较器U9,其接法是,电压跟随器U1的输出端和电阻R12的一端相连接,电阻R12的另一端和U9的同相输入端相连接,电阻R13的另一端和U9的反相输入端相连接,U9的输出端和电阻R23的一端相连接,R23的另一端和R24的一端相连接,R24的另一端连接模拟地,电容C1和R24并联,C1和R24并联接入使用能增强电路的滤波能力,R23的另一端还和有施密特触发器的与非门U14的两个输入端相连接,二极管D1的输入端和U14的两个输入端相连接,其输出端连接+5v,二极管D2的输出端连接D1的输入端,D2的输入端连接数字地,U14的输出端和与非门U15的两个输入端相连接,第一电路单元有两个输出端,U15的输出端是第一电路单元的第一个输出端,其输出的高电平的矩形波脉冲分成两路,一路作为时间启动脉冲输出到第二十电路单元中的依次连接的四个计数器的端和第二十一电路单元中的依次连接的四个寄存器的端,另一路输出到电容C7的一端,C7的另一端和电阻R34的一端相连接,R34的另一端连接数字地,C7的另一端还和二极管D11的输入端相连接,D11的输出端是第一电路单元第二个输出端,其把高电平矩形波脉冲微分,D11输出端和第三电路单元中U25的同相输入端相连接;第三电路单元输出的是复位脉冲,用于小数点位置的复位;第二电路单元是一个零点电压调整电路单元,运放OP#07作为该电路中的电压跟随器U2,U2#的输出端作为电路单元的输出端;其接法是,可调电阻R1的一端连接+15v,另一端连接#15v,可调整端连接电阻R2的一端,R2的另一端连接电阻R3的一端,R3的另一端连接模拟地,R2的另一端还和U2的同相输入端相连接,其反相输入端和输出端相连接,其输出端和电阻R13的一端相连接;第三电路单元是把第一电路单元的第二个输出端、即二极管D11输出的已经经过微分的复位脉冲再次和U25的反相输入端上的调整电压进行比较,从而在U25的输出端获得高电平的更尖、窄的脉冲,这个脉冲经过第三电路单元的输出端、即反相器U27的反相输出后成为低电平的尖、窄的用于小数点位置复位的复位脉冲,其接法是,D11的输出端和电阻R35的一端相连接,R35的另一端连接数字地,电容C8和R35并联,C8和R35并联接入使用能增强电路的滤波能力,D11的输出端还和U25的同相输入端相连接,U25是一个运放OP#37,电压基准集成电路U7输出的用于调整脉冲宽度的调整电压通过电压跟随器U24及电阻R33和U25的反相输入端相连接,U25的输出端和电容C14的一端相连接,C14的另一端和电阻R41的一端相连接,R41的另一端连接数字地,C14的另一端还和反相器U27的输入端相连接,U27的输出端作为第三电路单元的输出端和第二十四电路单元中的第一个四S#R锁存器U40的四个端、即1、5、10、14脚和第二个四S#R锁存器U93的一个端、即1脚相连接;时间截获模块包括第四、五、六、七、八、九、十、十一、十二、十三、十四、十五、十六电路单元;第四、五、六、七、八电路单元是电路结构、所使用的元器件型号、参数完全一样的五个电压比较电路单元,分别由运放OP#37构成具有开环增益的电压比较电路并后接TTL电平转换接口电路再把高电平的矩形波微分且输出的电路单元,并且五个电路单元的每一个电路单元都有两个输出端,电路单元的第一个输出端分别是所在电路单元中的第一个有施密特触发器的与非门的输出端,其输出的低电平矩形波脉冲分成两路,一路用作确定小数点位置的信号,被分别连接到第二十四电路单元中的两个74LS279四S#R锁存器U40和U93中的对应的五个端、即置位端,另一路连接到下一个与非门的两个输入端;电路单元的第二个输出端分别是所在电路单元中最后一个二极管的输出端,其输出的是高电平的时间截获尖脉冲,且都和第十六电路单元中运放的同相输入端相连接;电路中的有施密特触发器的与非门是74LS132,其包括U14、U15、U16、U17、U18、U19、U20、U21、U22、U23、U102、U103;第四电路单元的接法是,电压跟随器U1的输出端和电阻R20的一端相连接,电阻R20的另一端和U13的同相输入端相连接,电阻R21的另一端和U13的反相输入端相连接,U13的输出端和电阻R31的一端相连接,R31的另一端和R32的一端相连接,R32的另一端连接模拟地,电容C5和R32并联,#C5和R32并联接入使用能增强电路的滤波能力,类似的电容和电阻的并联在第五、六、七、八电路单元中也有,作用相同,不再说明,R31的另一端还和U22的两个输入端相连接,二极管D9的输入端和U22的两个输入端相连接,其输出端连接+5v电源,二极管D10的输出端连接D9的输入端,D10的输入端连接数字地,U22的输出端是第四电路单元的第一个输出端,其输出的低电平矩形波脉冲分成两路,一路用作确定小数点位置的信号,被连接到U40中的2、3脚,另一路连接到U23的两个输入端;U23的输出端和电容C13的一端相连接,C13的另一端和电阻R40的一端相连接,R40的另一端连接数字地,C13的另一端还和二极管D15的输入端相连接,D15的输出端是第四电路单元的第二个输出端,其输出的是高电平的时间截获尖脉冲,其和第十六电路单元中U26的同相输入端相连接;第五电路单元的接法是,电压跟随器U1的输出端和电阻R18的一端相连接,电阻R18的另一端和U12的同相输入端相连接,电阻R19的另一端和U12的反相输入端相连接,U12的输出端和电阻R29的一端相连接,R29的另一端和R30的一端相连接,R30的另一端连接模拟地,电容C4和R30并联,R29的另一端还和U20的两个输入端相连接,二极管D7的输入端和U20的两个输入端相连接,其输出端连接+5v电源,二极管D8的输出端连接D7的输入端,D8的输入端连接数字地,U20的输出端是第五电路单元的第一个输出端,其输出的低电平矩形波脉冲分成两路,一路用作确定小数点位置的信号,被连接到U40中的6脚,另一路连接到U21的两个输入端;U21的输出端和电容C12的一端相连接,C12的另一端和电阻R39的一端相连接,R39的另一端连接数字地,C12的另一端还和二极管D14的输入端相连接,D14的输出端是第五电路单元的第二个输出端,其输出的是高电平的时间截获尖脉冲,其和第十六电路单元中U26的同相输入端相连接;第六电路单元的接法是,电压跟随器U1的输出端和电阻R16的一端相连接,电阻R16的另一端和U11的同相输入端相连接,电阻R17的另一端和U11的反相输入端相连接,U11的输出端和电阻R27的一端相连接,R27的另一端和R28的一端相连接,R28的另一端连接模拟地,电容C3和R28并联,R27的另一端还和U18的两个输入端相连接,二极管D5的输入端和U18的两个输入端相连接,其输出端连接+5v电源,二极管D6的输出端连接D5的输入端,D6的输入端连接数字地,U18的输出端是第六电路单元的第一个输出端,其输出的低电平矩形波脉冲分成两路,一路用作确定小数点位置的信号,被连接到U40中的15脚,另一路连接到U19的两个输入端;U19的输出端和电容C11的一端相连接,C11的另一端和电阻R38的一端相连接,R38的另一端连接数字地,C11的另一端还和二极管D13的输入端相连接,D13的输出端是第六电路单元的第二个输出端,其输出的是高电平的时间截获尖脉冲,其和第十六电路单元中U26的同相输入端相连接;第七电路单元的接法是,电压跟随器U1的输出端和电阻R14的一端相连接,电阻R14的另一端和U10的同相输入端相连接,电阻R15的另一端和U10的反相输入端相连接,U10的#输出端和电阻R25的一端相连接,R25的另一端和R26的一端相连接,R26的另一端连接模拟地,电容C2和R26并联,R25的另一端还和U16的两个输入端相连接,二极管D3的输入端和U16的两个输入端相连接,其输出端连接+5v电源,二极管D4的输出端连接D3的输入端,D4的输入端连接数字地,U16的输出端是第七电路单元的第一个输出端,其输出的低电平矩形波脉冲分成两路,一路用作确定小数点位置的信号,被连接到U40中的11、12脚,另一路连接到U17的两个输入端;U17的输出端和电容C9的一端相连接,C9的另一端和电阻R36的一端相连接,R36的另一端连接数字地,C9的另一端还和二极管D12的输入端相连接,D12的输出端是第七电路单元的第二个输出端,其输出的是高电平的时间截获尖脉冲,其和第十六电路单元中U26的同相输入端相连接;第八电路单元的接法是,电压跟随器U1的输出端和电阻R60的一端相连接,电阻R60的另一端和U101的同相输入端相连接,电阻R61的另一端和U101的反相输入端相连接,U101的输出端和电阻R63的一端相连接,R63的另一端和R62的一端相连接,R62的另一端连接模拟地,电容C20和R62并联,R63的另一端还和U102的两个输入端相连接,二极管D20的输入端和U102的两个输入端相连接,其输出端连接+5v电源,二极管D21的输出端连接D20的输入端,D21的输入端连接数字地,U102的输出端是第八电路单元的第一个输出端,其输出的低电平矩形波脉冲分成两路,一路用作确定小数点位置的信号,被连接到U93中的2、3脚,另一路连接到U103的两个输入端;U103的输出端和电容C21的一端相连接,C21的另一端和电阻R64的一端相连接,R64的另一端连接数字地,C21的另一端还和二极管D22的输入端相连接,D22的输出端是第八电路单元的第二个输出端,其输出的是高电平的时间截获尖脉冲,其和第十六电路单元中U26的同相输入端相连接;第九、十、十一、十二、十三电路单元分别是由分压电阻和运放OP#07作为电压跟随器构成的比较电压的输出电路,其接法是,第九电路单元的电阻R10的一端和电压基准集成电路AD581、即U8的输出端Vout相连接,R10的另一端和电阻R11的一端相连接,R11的另一端连接模拟地,R10的另一端还和U6的同相输入端相连接,U6的反相输入端和输出端相连接,U6的输出端输出第一比较电压1mv,其输出端和第四电路单元中的电阻R21的一端相连接;第十电路单元的电阻R8的一端和U8的输出端Vout相连接,R8的另一端和电阻R9的一端相连接,R9的另一端连接模拟地,R8的另一端还和U5的同相输入端相连接,U5的反相输入端和输出端相连接,U5的输出端输出第二比较电压10mv,其输出端和第五电路单元中的电阻R19的一端相连接;第十一电路单元的电阻R6的一端和U8的输出端Vout相连接,R6的另一端和电阻R7的一端相连接,R7的另一端连接模拟地,R6的另一端还和U4的同相输入端相连接,U4的反相输入端和输出端相连接,U4的输出端输出第三比较电压100mv,其输出端和第六电路单元中的电阻R17的一端相连接;第十二电路单元的电阻R4的一端和U8的输出端Vout相连接,#R4的另一端和电阻R5的一端相连接,R5的另一端连接模拟地,R4的另一端还和U3的同相输入端相连接,U3的反相输入端和输出端相连接,U3的输出端输出第四比较电压1v,其输出端和第七电路单元中的电阻R15的一端相连接;第十三电路单元的U100的同相输入端和U8的输出端Vout相连接,U100的反相输入端和输出端相连接,U100的输出端输出第五比较电压10v,其输出端和第八电路单元中的电阻R61的一端相连接;第十四电路单元由MC1403电压基准集成电路U7和可调电阻R22、电容C6及两个运放OP#07作为电压跟随器的U24、U81和电阻R33、R58构成,U7输出的电压分成两路,分别通过U24及电阻R33、U81及电阻R58输入到第三、十六电路单元中运放的反相输入端,其接法是,U7的1脚连接+5v电源,3脚连接数字地,电容C6的一端连接U7的2脚,另一端连接数字地,可调电阻R22的一端连接U7的2脚,另一端连接数字地,R22的可调整端连接U24的同相输入端,U24的反相输入端和输出端相连接,其输出端连接电阻R33的一端,R33的另一端连接第三电路单元中U25的反相输入端,R22的可调整端还连接U81的同相输入端,U81的反相输入端和输出端相连接,其输出端连接电阻R58的一端,R58的另一端连接第十六电路单元中U26的反相输入端;R22的可调整端输出的电压称为调整电压,用于第三、十六电路单元输出的脉冲进行脉冲宽度的调整;第十五电路单元是型号为AD581的电压基准集成电路U8,其电源端+VS接+15v电源,接地端连接模拟地,输出端VOUT输出稳定的10v基准电压分别连接到第九、十、十一、十二电路单元中的电阻R10、R8、R6和R4的一端,第十三电路单元的U100的同相输入端和U8的输出端VOUT相连接;第十六电路单元是把第四、五、六、七、八电路单元的第二个输出端输出的信号再进行调整后输出的电路,其输出的是一个、至多为五个的更尖、窄的时间截获脉冲或脉冲串,该电路单元的输出端和第二十一电路单元的CP端相连接;其接法是,把D15、D14、D13、D12、D22的输出端连接到U26的同相输入端,电阻R37的一端连接U26的同相输入端,另一端连接数字地,电容C10和R37并联,C10和R37并联接入使用能增强电路的滤波能力,U26是一个运放OP#37,电压基准集成电路U7输出的用于调整脉冲宽度的调整电压通过电压跟随器U81及电阻R58和U26的反相输入端相连接,从D15、D14、D13、D12、D22分别输出的已经经过微分的时间截获脉冲又一次通过U26的同相输入端和反相输入端上的、经由电压跟随器U81及电阻R58输入的调整电压进行比较,从而在U26的输出端获得更尖、更窄的时间截获脉冲,U26的输出端和电容C15的一端相连接,C15的另一端和电阻R42的一端相连接,R42的另一端连接数字地,C15的另一端还和反相器U28的输入端相连接,U28的输出端和反相器U29的输入端相连接,U29的输出端作为第十六电路单元的输出端和第二十一电路单元的四个依次连接的寄存#器的第11脚CP端相连接;时间数据应用模块,它受时间启动脉冲和时间截获脉冲控制,是用来获取被测的正弦电流波形过零后到达比较电压时的采样时间t值并把该采样时间t值作为存储器地址直接读取与该模块相连接的存储器相应地址中的存储数据的应用模块,与该模块相连接的存储器采用电擦除可编程只读存储器EEPROM;该应用模块包括第十七、十八、十九、二十、二十一、二十二、二十三、二十四、二十五电路单元;第十七电路单元是第一保持脉冲电路,是74LS08四2输入与门U51中的一个门电路,其一个输入端、即U51的1脚和第二十电路单元的16个数据输出端输出的16位二进制数中的第11位、即U43的12脚相连接,另一个输入端、即U51的2脚和16位二进制数中的第13位、即U44的14脚相连接,第十七电路单元的输出端、即U51的3脚在时间计数电路启动计数后的第5120us时输出第一保持脉冲,其输出分成两路,一路输入到第二十二电路单元中的四个依次连接的寄存器U53、U54、U55和U56的11脚,另一路输入到第十八电路单元的一个输入端、即U51的4脚;第十八电路单元是第二保持脉冲电路,是U51中的另一个门电路,其一个输入端、即U51的4脚和U51的3脚相连接,另一个输入端、即U51的5脚和第二十电路单元的16个数据输出端输出的16位二进制数中的第8位、即U42的11脚相连接,第十八电路单元的输出端、即U51的6脚在时间计数电路启动计数后的第5248us时输出第二保持脉冲,第二保持脉冲输入到第二十四电路单元中的两个4位双向移位寄存器U76和U95的11脚;第一保持脉冲电路和第二保持脉冲电路是为了把暂存的采样时间数据和小数点信息至少保持20ms、即一个周波的时间而设置的;第十九电路单元是10MHZ脉冲产生及十分频电路,其接法是,74LS04六反相器U46的第1、2脚之间连接电阻R55,第3、4脚之间连接R56,第2、3脚之间连接C17,第1、4脚之间连接10MHZ晶体振荡器,第2脚和第13脚相连接,第12脚和74LS160十进制同步计数器U45的第2脚CP端相连接,U45的第1、7、9和10脚通过电阻R54与+5V电源连接,第15脚输出10MHZ经十分频后的1MHZ脉冲,即每微秒为1个脉冲,U45的第15脚的输出连接到第二十电路单元的四个同步计数器的第2脚CP端;第二十电路单元是由四个74LS161四位二进制同步计数器U41、U42、U43、U44依次连接而成的一个16位二进制的时间脉冲计数电路,其输出的是一个由零开始、每次递增1us的16位二进制数;其接法是,U41的第15脚连接U42的第10脚,U42的第15脚连接U43的第10脚,U43的第15脚连接U44的第10脚,四个计数器的第2脚CP端与U45的第15脚相连接,四个#计数器的第7、9脚和U41的第10脚通过电阻R54与+5V电源相连接,四个计数器的第1脚端和第一电路单元的第一个输出端、即U15的输出端相连接,U41的第14脚是这个16位二进制数的最低位,U44的第11脚是这个16位二进制数的最高位,四个计数器共16个数据输出端一一对应连接到第二十一电路单元的16个数据输入端,即把U41、U42、U43、U44每个计数器的第14、13、12、11脚依次一一对应接入U47、U48、U49、U50每个寄存器的第3、4、5、6脚;第二十一电路单元是由四个74LS194即4位双向移位寄存器U47、U48、U49、U50依次连接且以并入#并出方式工作的时间数据暂存电路,其4位双向移位寄存器也可以采用八D触发器集成电路芯片来代替;其接法是,四个寄存器U47、U48、U49、U50的第1脚端和第一电路单元的第一个输出端、即U15的输出端相连接,四个寄存器U47、U48、U49、U50的第11脚CP端和时间截获模块的第十六电路单元的输出端、即U29的输出端相连接,四个寄存器的共16个数据输出端和第二十二电路单元的16个数据输入端一一对应相连接,即把U47、U48、U49、U50每个寄存器的第15、14、13、12脚依次一一对应接入U53、U54、U55、U56每个寄存器的第3、4、5、6脚,四个寄存器的第9、10脚连接电阻R53的一端,电阻R53的另一端和+5V电源连接,R53的一端通过电容C16连接数字地;第二十二电路单元是由四个74LS194即4位双向移位寄存器U53、U54、U55、U56依次连接且以并入#并出方式工作的时间数据保持电路,其4位双向移位寄存器也可以采用八D触发器集成电路芯片来代替;其接法是,四个寄存器U53、U54、U55、U56的第1脚端、9、10脚和电阻R53的一端相连接,R53的另一端和+5V电源连接,R53的一端通过电容C16连接数字地;四个寄存器的第11脚CP端和第十七电路单元的输出端、即U51的3脚相连接,四个寄存器的16个数据输出端中的前十三个输出端、即从U53的第15脚起,按顺序地,第14、13、12脚,接下是U54的第15、14、13、12脚,再接下是U55的第15、14、13、12脚,最后是U56的第15脚,分别依次和第二十三电路单元、即第(1)个存储器U57、第(2)个存储器U58并联的13条地址线A0~A12一一对应相连接;第二十三电路单元是设置成只读工作方式的两个地址线并联的8K×8位的可编程只读存储器EEPROM2864,两个存储器的存储单元中已采用四位二#十进制的BCD码的形式存入转换表中的H个Im的值;其接法是,U57和U58的第20、22脚通过电阻R52连接数字地,U57和U58的第27脚通过电阻R51连接+5V电源,U57和U58并联的13条地址线A0~A12依次和第二十二电路单元的16个数据输出端中的前十三个输出端、即U53、U54、U55的15、14、13、12脚和U56的15脚一一对应相连接,U57和U58两个存储器的数据线I/O0~I/O7共16条和第二#十五电路单元相连接;第二十四电路单元是小数点自动转换电路单元,包括:(1)时间数据判断电路,其在第二十二电路单元、即时间数据保持电路输出并保持的时间数据大于或等于319us时输出低电平;(2)小数点位置确定电路;(3)8线#3线优先编码输出电路;(4)3线#8线译码输出电路;(5)小数点保持及输出驱动电路;第二十四电路单元的具体接线为:(1)时间数据判断电路,其在第二十二电路单元、即时间数据保持电路输出并保持的时间数据大于或等于319us时输出低电平,其电路由第一个四2输入或门集成电路U52、第一个四2输入与门集成电路U67、第二个四2输入与门集成电路U68、第二个四2输入或门集成电路U69和一个反相器U70构成,把第二十二电路单元第一个寄存器U53的15、14、13、12脚,即对应于存储器的地址端脚A0、A1、A2、A3依次与第一个四2输入与门集成电路U67的1、2、4、5脚相连接,第二个寄存器U54的15、14、13、12脚,即对应于存储器的地址端脚A4、A5、A6、A7依次与第一个四2输入与门集成电路U67的12、13脚和第一个四2输入或门集成电路U52的1、2脚相连接,第三个寄存器U55的15、14、13、12脚,即对应于存储器的地址端脚A8、A9、A10、A11依次与第二个四2输入与门集成电路U68的1脚、第一个四2输入或门集成电路U52的4、5、12脚相连接,第四个寄存器U56的15脚,即对应于存储器的地址端脚A12以及U56的14脚依次与第一个四2输入或门集成电路U52的13脚、第二个四2输入或门集成电路U69的10脚相连接,第一个四2输入或门集成电路U52的3脚与第二个四2输入或门集成电路U69的1脚相连接,第一个四2输入或门集成电路U52的6脚与9脚相连接,10脚与11脚相连接,第一个四2输入或门集成电路U52的8脚与第二个四2输入或门集成电路U69的5脚相连接,第一个四2输入与门集成电路U67的3脚与10脚相连接,6脚与9脚相连接,第一个四2输入与门集成电路U67的8、11脚依次与第二个四2输入与门集成电路U68的5、4脚相连接,第二个四2输入与门集成电路U68的2、3、6脚依次与第二个四2输入或门集成电路U69的3、4、2脚相连接,第二个四2输入或门集成电路U69的6脚与9脚相连接,第二个四2输入或门集成电路U69的8脚与反相器U70的输入端相连接,反相器U70的输出端作为时间数据判断电路的输出端分别与小数点位置判断电路中的第一与门U37、第二与门U38、第三与门U39和第四与门U90的一个输入端相连接,反相器U70的输出端在时间数据保持电路单元的数据输出端输出并保持的时间数据大于或等于319us时输出低电平,或换言之,当时间数据小于319us时反相器U70的输出端输出高电平;(2)小数点位置确定电路是由第一反相器U30、第二反相器U31、第三反相器U32、第四反相器U33、第五反相器U91、第一或门U34、第二或门U35、第三或门U36、第四或门U92、第一#与门U37、第二与门U38、第三与门U39、第四与门U90和第一个四S#R锁存器U40和第二个四S#R锁存器U93构成的,其电路的具体接法是,把U22的输出端与U40的2、3脚相连接,把U20的输出端与U40的6脚相连接,把U18的输出端与U40的15脚相连接,把U16的输出端与U40的11、12脚相连接,把U102的输出端与U93的2、3脚相连接,反相器U27的输出端与U40的1、5、10、14脚和U93的1脚相连接,U70的输出端分别与第一与门U37、第二与门U38、第三与门U39和第四与门U90的一个输入端相连接,U40的4脚与U30的输入端和U37的另一个输入端相连接,U30的输出端和U71的11脚相连接,U37的输出端和U34的一个输入端相连接,U40的7脚与U34的另一个输入端和U38的另一个输入端相连接,U34的输出端与U31的输入端相连接,U31的输出端与U71的12脚相连接,U38的输出端和U35的一个输入端相连接,U40的13脚与U35的另一个输入端和U39的另一个输入端相连接,U35的输出端与U32的输入端相连接,U32的输出端与U71的13脚相连接,U39的输出端与U36的一个输入端相连接,U40的9脚与U36的另一个输入端和U90的另一个输入端相连接,U36的输出端与U33的输入端相连接,U33的输出端与U71的1脚相连接,U90的输出端与U92的一个输入端相连接,U93的4脚与U92的另一个输入端相连接,U92的输出端与U91的输入端相连接,U91的输出端与U71的2脚相连接;(3)8线#3线优先编码输出电路是由74LS148优先编码器U71、反相器U72、U73和U74构成的,其接法是,U71的11、12、13、1、2脚依次与U30、U31、U32、U33、U91的输出端相连接,其5、10脚接数字地,其6、7、9脚依次连接U72、U73和U74的输入端,U72、U73和U74的输出端依次连接U75的3、2、1脚;(4)3线#8线译码输出电路是由74LS138译码器U75构成的,其接法是,其5、4脚连接数字地,6脚通过电阻R57连接+5V电源,其14、13、12、11脚分别连接U76的3、4、5、6脚,其10脚连接U95的3脚;(5)小数点保持及输出驱动电路是由两个4位双向移位寄存器74LS194、即U76、U95以及74LS07缓冲/驱动门电路U77、U78、U79、U80和U94构成的,其接法是,U76、U95的1、9、10脚通过电阻R57连接+5V电源,U76、U95的11脚与U51的6脚相连接,U76的15、14、13、12脚分别对应的与缓冲/驱动门电路U79、U80、U78、U77的输入端相连接,U79、U80、U78、U77的输出端分别通过电阻R65、R47、R48、R49和依次表示个、十、百、千位的LED七段显示器中的小数点显示位dp相连接,U95的15脚与缓冲/驱动门电路U94的输入端相连接,U94的输出端通过电阻R50与显示万位小数点的D16相连接,D16是发光二极管LED;U51的6脚在时间计数电路启动计数后的第5248个us时会输出一个脉冲,该脉冲的上升沿会把经过U71、U75处理后得到的唯一的一个小数点信号送出显示;第二十五电路单元是数码显示电路,用于即时显示被测电流的值,其与第二十三电路单元的两个地址线并联的存储器的数据口线I/O连接。
 【页数】  37
 【主分类号】  G01R19/25
 【专利分类号】  G01R19/25;G01R19/00;G01R1/30
   推荐下载阅读CAJ格式全文 查询法律状态
(不支持迅雷等加速下载工具,请取消加速工具后下载。)

 


专利产出状态分析  
本领域科技成果与标准  
发明人发表文献
本专利研制背景
本专利应用动态
所涉核心技术研究动态
京 ICP 证 040431 号 网络出版服务许可证 (总)网出证(京)字第 271 号经营性网站备案信息 京公网安备 11010802020460 号
© 2010-2017 中国知网(CNKI) 《中国学术期刊(光盘版)》电子杂志社有限公司 KDN 平台基础技术由 KBASE 11.0 提供
服务热线:400-810-9888 订卡热线:800-810-6613
在线咨询:http://help.cnki.net 客服中心:http://service.cnki.net 电子邮件:help@cnki.net
可信网站 诚信网站